par Andreopoulos, Yiannis;Schelkens, P.;Lafruit, Gauthier ;Masselos, K.;Cornelis, J.
Référence International journal of computer aided VLSI design, 34, 3, page (209-226)
Publication Publié, 2003
Article révisé par les pairs
Titre:
  • High-level cache modeling for 2-D discrete wavelet transform implementations
Auteur:Andreopoulos, Yiannis; Schelkens, P.; Lafruit, Gauthier; Masselos, K.; Cornelis, J.
Informations sur la publication:International journal of computer aided VLSI design, 34, 3, page (209-226)
Statut de publication:Publié, 2003
Sujet CREF:Sciences de l'ingénieur
Langue:Anglais
Identificateurs:urn:issn:1042-7988